Digitalsimulator für pulscodierte neuronale Netze
Die Simulation von grossen pulscodierten neuronalen Netzen (PCNNs) für die Evaluierung einer biologisch motivierten Bildverarbeitung ist auf Einprozessor-Systemen (PCs oder Workstations) immer noch sehr zeitineffizient. Den Flaschenhals während der Simulation bildet der sequentielle Zugriff auf den...
Main Authors: | , |
---|---|
Format: | Article |
Language: | deu |
Published: |
Copernicus Publications
2005-01-01
|
Series: | Advances in Radio Science |
Online Access: | http://www.adv-radio-sci.net/3/287/2005/ars-3-287-2005.pdf |
id |
doaj-747e2a98d3824c5986a803521d4d586e |
---|---|
record_format |
Article |
spelling |
doaj-747e2a98d3824c5986a803521d4d586e2020-11-24T21:06:56ZdeuCopernicus PublicationsAdvances in Radio Science 1684-99651684-99732005-01-013287291Digitalsimulator für pulscodierte neuronale NetzeH. H. HellmichH. KlarDie Simulation von grossen pulscodierten neuronalen Netzen (PCNNs) für die Evaluierung einer biologisch motivierten Bildverarbeitung ist auf Einprozessor-Systemen (PCs oder Workstations) immer noch sehr zeitineffizient. Den Flaschenhals während der Simulation bildet der sequentielle Zugriff auf den Gewichtsspeicher zur Berechnung der Neuronenzustände. Es wird ein Digitalsimulator basierend auf feld-programmierbaren Gate-Arrays (FPGAs) vorgestellt, der dieses Flaschenhals-Problem durch eine verteilte Speicherarchitektur und eine erhöhte Speicherbandbreite angeht und zusätzlich eine getrennte Berechnung von Neuronenzuständen und Netzwerktopologie vorsieht. Somit ist es möglich, den des Simulationsalgorithmus zu erhöhen. Die momentane Implementierung mit einer Taktfrequenz von 50MHz verspricht einen Beschleunigungsfaktor von etwa 30 für eine spärliche Vernetzungsstruktur (Vierer- und Achternachbarschaft) im Vergleich zu einem PC mit einer 2,4GHz CPU und 1GB RAM Arbeitsspeicher.http://www.adv-radio-sci.net/3/287/2005/ars-3-287-2005.pdf |
collection |
DOAJ |
language |
deu |
format |
Article |
sources |
DOAJ |
author |
H. H. Hellmich H. Klar |
spellingShingle |
H. H. Hellmich H. Klar Digitalsimulator für pulscodierte neuronale Netze Advances in Radio Science |
author_facet |
H. H. Hellmich H. Klar |
author_sort |
H. H. Hellmich |
title |
Digitalsimulator für pulscodierte neuronale Netze |
title_short |
Digitalsimulator für pulscodierte neuronale Netze |
title_full |
Digitalsimulator für pulscodierte neuronale Netze |
title_fullStr |
Digitalsimulator für pulscodierte neuronale Netze |
title_full_unstemmed |
Digitalsimulator für pulscodierte neuronale Netze |
title_sort |
digitalsimulator für pulscodierte neuronale netze |
publisher |
Copernicus Publications |
series |
Advances in Radio Science |
issn |
1684-9965 1684-9973 |
publishDate |
2005-01-01 |
description |
Die Simulation von grossen pulscodierten neuronalen Netzen (PCNNs) für die Evaluierung einer biologisch motivierten Bildverarbeitung ist auf Einprozessor-Systemen (PCs oder Workstations) immer noch sehr zeitineffizient. Den Flaschenhals während der Simulation bildet der sequentielle Zugriff auf den Gewichtsspeicher zur Berechnung der Neuronenzustände. Es wird ein Digitalsimulator basierend auf feld-programmierbaren Gate-Arrays (FPGAs) vorgestellt, der dieses Flaschenhals-Problem durch eine verteilte Speicherarchitektur und eine erhöhte Speicherbandbreite angeht und zusätzlich eine getrennte Berechnung von Neuronenzuständen und Netzwerktopologie vorsieht. Somit ist es möglich, den des Simulationsalgorithmus zu erhöhen. Die momentane Implementierung mit einer Taktfrequenz von 50MHz verspricht einen Beschleunigungsfaktor von etwa 30 für eine spärliche Vernetzungsstruktur (Vierer- und Achternachbarschaft) im Vergleich zu einem PC mit einer 2,4GHz CPU und 1GB RAM Arbeitsspeicher. |
url |
http://www.adv-radio-sci.net/3/287/2005/ars-3-287-2005.pdf |
work_keys_str_mv |
AT hhhellmich digitalsimulatorfurpulscodierteneuronalenetze AT hklar digitalsimulatorfurpulscodierteneuronalenetze |
_version_ |
1716764278659219456 |