Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo

Made available in DSpace on 2014-06-11T19:22:35Z (GMT). No. of bitstreams: 0 Previous issue date: 2007-05-25Bitstream added on 2014-06-13T20:49:18Z : No. of bitstreams: 1 goulartsobrinho_ef_me_ilha.pdf: 944900 bytes, checksum: 47dc5d964428b7cb8bd18e1e00e1d994 (MD5) === Coordenação de Aperfeiçoamen...

Full description

Bibliographic Details
Main Author: Goulart Sobrinho, Edilton Furquim [UNESP]
Other Authors: Universidade Estadual Paulista (UNESP)
Format: Others
Language:Portuguese
Published: Universidade Estadual Paulista (UNESP) 2014
Subjects:
Online Access:http://hdl.handle.net/11449/87253
id ndltd-IBICT-oai-repositorio.unesp.br-11449-87253
record_format oai_dc
spelling ndltd-IBICT-oai-repositorio.unesp.br-11449-872532018-05-23T20:17:42Z Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo Goulart Sobrinho, Edilton Furquim [UNESP] Universidade Estadual Paulista (UNESP) Mantovani, Suely Cunha Amaro [UNESP] Circuitos integrados digitais Algoritmos genéticos Circuitos logicos Maquinas-ferramenta - Projetos Hardware evolutivo Evolvable hardware Synthesis of digital circuits Genetic algorithm Combinatorial circuits State machine Made available in DSpace on 2014-06-11T19:22:35Z (GMT). No. of bitstreams: 0 Previous issue date: 2007-05-25Bitstream added on 2014-06-13T20:49:18Z : No. of bitstreams: 1 goulartsobrinho_ef_me_ilha.pdf: 944900 bytes, checksum: 47dc5d964428b7cb8bd18e1e00e1d994 (MD5) Coordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES) Neste trabalho descreve-se uma metodologia para síntese e otimização de circuitos digitais, usando a teoria de algoritmos evolutivos e como plataforma os dispositivos reconfiguráveis, denominada Hardware Evolutivo do inglês- Evolvable Hardware - EHW. O EHW, tornou-se viável com o desenvolvimento em grande escala dos dispositivos reconfiguráveis, Programmable Logic Devices (PLD s), cuja arquitetura e função podem ser determinadas por programação. Cada circuito pode ser representado como um indivíduo em um processo evolucionário, evoluindo-o através de operações genéticas para um resultado desejado. Como algoritmo evolutivo, aplicou-se o Algoritmo Genético (AG), uma das técnicas da computação evolutiva que utiliza os conceitos da genética e seleção natural. O processo de síntese aplicado neste trabalho, inicia por uma descrição do comportamento do circuito, através de uma tabela verdade para circuitos combinacionais e a tabela de estados para os circuitos seqüenciais. A técnica aplicada busca o arranjo correto e minimizado do circuito que desempenhe uma função proposta. Com base nesta metodologia, são implementados alguns exemplos em duas diferentes representações (mapas de fusíveis e matriz de portas lógicas). In this work was described a methodology for optimization and synthesis of digital circuits, which consist of evolving circuits through evolvable algorithms using as platforms reconfigurable devices, denominated Evolvable Hardware (EHW). It was became viable with the large scale development of reconfigurable devices, whose architecture and function can be determined by programming. Each circuit can be represented as an individual within an evolutionary process, evolving through genetic operations to desire results. Genetic Algorithm (GA) was applied as evolutionary algorithm where this technique evolvable computation as concepts of genetics and natural selection. The synthesis process applied in this work starts from a description from the circuits behavior. Trust table for combinatorial circuits and state transition table for sequential circuits were used for synthesis process. This technic applied search the correct arrange and minimized circuit which response the propose function. Based on this methodology, some examples are implemented in two different representations (fuse maps and logic gate matrices). 2014-06-11T19:22:35Z 2014-06-11T19:22:35Z 2007-05-25 info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis GOULART SOBRINHO, Edilton Furquim. Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo. 2007. 82 f. Dissertação (mestrado) - Universidade Estadual Paulista, Faculdade de Engenharia de Ilha Solteira, 2007. http://hdl.handle.net/11449/87253 000503046 goulartsobrinho_ef_me_ilha.pdf 33004099080P0 6186484010985440 por -1 -1 info:eu-repo/semantics/openAccess 82 f. : il. Universidade Estadual Paulista (UNESP) Aleph reponame:Repositório Institucional da UNESP instname:Universidade Estadual Paulista instacron:UNESP
collection NDLTD
language Portuguese
format Others
sources NDLTD
topic Circuitos integrados digitais
Algoritmos genéticos
Circuitos logicos
Maquinas-ferramenta - Projetos
Hardware evolutivo
Evolvable hardware
Synthesis of digital circuits
Genetic algorithm
Combinatorial circuits
State machine
spellingShingle Circuitos integrados digitais
Algoritmos genéticos
Circuitos logicos
Maquinas-ferramenta - Projetos
Hardware evolutivo
Evolvable hardware
Synthesis of digital circuits
Genetic algorithm
Combinatorial circuits
State machine
Goulart Sobrinho, Edilton Furquim [UNESP]
Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo
description Made available in DSpace on 2014-06-11T19:22:35Z (GMT). No. of bitstreams: 0 Previous issue date: 2007-05-25Bitstream added on 2014-06-13T20:49:18Z : No. of bitstreams: 1 goulartsobrinho_ef_me_ilha.pdf: 944900 bytes, checksum: 47dc5d964428b7cb8bd18e1e00e1d994 (MD5) === Coordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES) === Neste trabalho descreve-se uma metodologia para síntese e otimização de circuitos digitais, usando a teoria de algoritmos evolutivos e como plataforma os dispositivos reconfiguráveis, denominada Hardware Evolutivo do inglês- Evolvable Hardware - EHW. O EHW, tornou-se viável com o desenvolvimento em grande escala dos dispositivos reconfiguráveis, Programmable Logic Devices (PLD s), cuja arquitetura e função podem ser determinadas por programação. Cada circuito pode ser representado como um indivíduo em um processo evolucionário, evoluindo-o através de operações genéticas para um resultado desejado. Como algoritmo evolutivo, aplicou-se o Algoritmo Genético (AG), uma das técnicas da computação evolutiva que utiliza os conceitos da genética e seleção natural. O processo de síntese aplicado neste trabalho, inicia por uma descrição do comportamento do circuito, através de uma tabela verdade para circuitos combinacionais e a tabela de estados para os circuitos seqüenciais. A técnica aplicada busca o arranjo correto e minimizado do circuito que desempenhe uma função proposta. Com base nesta metodologia, são implementados alguns exemplos em duas diferentes representações (mapas de fusíveis e matriz de portas lógicas). === In this work was described a methodology for optimization and synthesis of digital circuits, which consist of evolving circuits through evolvable algorithms using as platforms reconfigurable devices, denominated Evolvable Hardware (EHW). It was became viable with the large scale development of reconfigurable devices, whose architecture and function can be determined by programming. Each circuit can be represented as an individual within an evolutionary process, evolving through genetic operations to desire results. Genetic Algorithm (GA) was applied as evolutionary algorithm where this technique evolvable computation as concepts of genetics and natural selection. The synthesis process applied in this work starts from a description from the circuits behavior. Trust table for combinatorial circuits and state transition table for sequential circuits were used for synthesis process. This technic applied search the correct arrange and minimized circuit which response the propose function. Based on this methodology, some examples are implemented in two different representations (fuse maps and logic gate matrices).
author2 Universidade Estadual Paulista (UNESP)
author_facet Universidade Estadual Paulista (UNESP)
Goulart Sobrinho, Edilton Furquim [UNESP]
author Goulart Sobrinho, Edilton Furquim [UNESP]
author_sort Goulart Sobrinho, Edilton Furquim [UNESP]
title Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo
title_short Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo
title_full Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo
title_fullStr Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo
title_full_unstemmed Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo
title_sort uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo
publisher Universidade Estadual Paulista (UNESP)
publishDate 2014
url http://hdl.handle.net/11449/87253
work_keys_str_mv AT goulartsobrinhoediltonfurquimunesp umaferramentaalternativaparasintesedecircuitoslogicosusandoatecnicadecircuitoevolutivo
_version_ 1718652021928624128