Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS

Orientador : Alberto Martins Jorge === Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas === Made available in DSpace on 2018-07-17T18:28:58Z (GMT). No. of bitstreams: 1 LimaFilho_JaderAlves_D.pdf: 6370804 bytes, checksum: 7a5bbdbd5173b0423507da64781108a1 (MD5...

Full description

Bibliographic Details
Main Author: Lima Filho, Jader Alves
Other Authors: UNIVERSIDADE ESTADUAL DE CAMPINAS
Format: Others
Language:Portuguese
Published: [s.n.] 1984
Subjects:
Online Access:LIMA FILHO, Jader Alves. Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS. 1984. 1v.(varias paginações). Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/260346>. Acesso em: 17 jul. 2018.
http://repositorio.unicamp.br/jspui/handle/REPOSIP/260346
id ndltd-IBICT-oai-repositorio.unicamp.br-REPOSIP-260346
record_format oai_dc
collection NDLTD
language Portuguese
format Others
sources NDLTD
topic Sistemas de memória de computadores
Semicondutores
Sistemas dinâmicos diferenciais
spellingShingle Sistemas de memória de computadores
Semicondutores
Sistemas dinâmicos diferenciais
Lima Filho, Jader Alves
Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS
description Orientador : Alberto Martins Jorge === Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas === Made available in DSpace on 2018-07-17T18:28:58Z (GMT). No. of bitstreams: 1 LimaFilho_JaderAlves_D.pdf: 6370804 bytes, checksum: 7a5bbdbd5173b0423507da64781108a1 (MD5) Previous issue date: 1984 === Resumo: O objetivo deste trabalho consiste no projeto e fabricação de uma memória de leitura e escrita (¿Random Access Memory¿) dinâmica, particionada em módulos elementares, utilizando o processo NMOS, porta de Silicio policristalino, disponivel no Edinburgh Microfabrication Facility, Universidade de Edimburgo, Escócia. um modelo experimental para transistores MOS, modo enriquecimento e depleção, considerando os efeitos devido a pequenas dimensões de canal, é também apresentado. O capitulo I é uma introdução às memórias a semicondutor e suas aplicações. Algumas tendências e opções no projeto de subsistemas RAM dinâmicas com tecnologia MOS, em escala VLSI, são descritas. No capitulo II é apresentado o particionamento do subsistema de 1024 bits em unidades elementares, tais como interfaces de entrada e saída, circuitos, codificadores; amplificadores sensores e unidades de controle. Os diagramas ("timing") dos ciclos de leitura, escrita e leitura escrita são também mostrados. No capitulo III tem-se o modelamento da célula básica da memória, bem como considerações sobre os modos de transferência de carga e a influência das correntes de fuga e subcondução no tempo de reescrita da informação na célula. No capitulo IV tem-se o projeto dos módulos elementares nos quais a memória foi particionada. Simulações realizadas com o programa MSINC são também mostradas, constituindo-se em uma pré-avaliação do desempenho dos circuitos projetados. Assim, é previsto, para o referido subsistema, um tempo de ciclo de 700 ns, um tempo de acesso de 450 ns e um período máximo de reescrita de 1 ms. No caso de uma integração de todas as partes elementares, estima-se em 6mmx 6mm a área de Silicio requerida pela memória de 1024 bits. No capitulo V é apresentado o modelo GMOS que descreve o comportamento de transistores MOS, modo enriquecimento e depleção nas condições usuais de polarização considerando os efeitos devido a pequenas dimensões de canal. Os resultados teóricos são comparados com os obtidos experimentalmente, podendo ser constatado um erro médio inferior a 10%. No capitulo VI são apresentados os resultados experimentais provenientes da caracterização dos módulos elementares da memória de 1024 bits os quais sugerem ter-se alcançado uma condição aceitável de projeto. As conclusões referentes ao trabalho teórico e experimental desenvolvido são apresentados no capitulo VII sendo ainda sugeridas alternativas no sentido de um melhor desempenho do subsistema projetado tanto a nível de controle interno como de disposição dos módulos na definição do lay-out. A possibilidade de redução do valor da tensão de alimentação VDD de 12.0 V para, 7.0 V ou mesmo 5.0 V é também analisada === Abstract: This work aims to design and fabricate a 1024 bits dynamic Random Access Memory divided in elementary blocks, with a poly - Silicongate NMOS process avaiIabIe in the Edinburgh Microfabrication Facility Edinburgh University Scotland. A geometry dependent model based on fitting parameters for both enhancement and depletion small-sized MOSFET'S is presented as well. Chapter I is an introduction to semiconductor memories and their applications. Some possibilities and alternatives in designing VLSI dynamic RAM's are also discussed. The memory splitting in elementary blocks (input /output interfaces, decoders, sense amplifiers, control units), is show, in chapter II, as well as the timing referred to the read, write and read-modify-write cycles. In chapter 111 one has the elementary considerations about charge-transfering modes on leakage and subthreshold currents. Note: the complete abstract is avaiable with the full eletronic digital theses or dissertations === Doutorado === Doutor em Engenharia Elétrica
author2 UNIVERSIDADE ESTADUAL DE CAMPINAS
author_facet UNIVERSIDADE ESTADUAL DE CAMPINAS
Lima Filho, Jader Alves
author Lima Filho, Jader Alves
author_sort Lima Filho, Jader Alves
title Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS
title_short Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS
title_full Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS
title_fullStr Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS
title_full_unstemmed Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS
title_sort projeto e fabricação de uma memoria ram dinamica utilizando processo nmos
publisher [s.n.]
publishDate 1984
url LIMA FILHO, Jader Alves. Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS. 1984. 1v.(varias paginações). Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/260346>. Acesso em: 17 jul. 2018.
http://repositorio.unicamp.br/jspui/handle/REPOSIP/260346
work_keys_str_mv AT limafilhojaderalves projetoefabricacaodeumamemoriaramdinamicautilizandoprocessonmos
_version_ 1718870930392875008
spelling ndltd-IBICT-oai-repositorio.unicamp.br-REPOSIP-2603462019-01-21T20:19:05Z Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS Lima Filho, Jader Alves UNIVERSIDADE ESTADUAL DE CAMPINAS Jorge, Alberto Martins, 1943- Sistemas de memória de computadores Semicondutores Sistemas dinâmicos diferenciais Orientador : Alberto Martins Jorge Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas Made available in DSpace on 2018-07-17T18:28:58Z (GMT). No. of bitstreams: 1 LimaFilho_JaderAlves_D.pdf: 6370804 bytes, checksum: 7a5bbdbd5173b0423507da64781108a1 (MD5) Previous issue date: 1984 Resumo: O objetivo deste trabalho consiste no projeto e fabricação de uma memória de leitura e escrita (¿Random Access Memory¿) dinâmica, particionada em módulos elementares, utilizando o processo NMOS, porta de Silicio policristalino, disponivel no Edinburgh Microfabrication Facility, Universidade de Edimburgo, Escócia. um modelo experimental para transistores MOS, modo enriquecimento e depleção, considerando os efeitos devido a pequenas dimensões de canal, é também apresentado. O capitulo I é uma introdução às memórias a semicondutor e suas aplicações. Algumas tendências e opções no projeto de subsistemas RAM dinâmicas com tecnologia MOS, em escala VLSI, são descritas. No capitulo II é apresentado o particionamento do subsistema de 1024 bits em unidades elementares, tais como interfaces de entrada e saída, circuitos, codificadores; amplificadores sensores e unidades de controle. Os diagramas ("timing") dos ciclos de leitura, escrita e leitura escrita são também mostrados. No capitulo III tem-se o modelamento da célula básica da memória, bem como considerações sobre os modos de transferência de carga e a influência das correntes de fuga e subcondução no tempo de reescrita da informação na célula. No capitulo IV tem-se o projeto dos módulos elementares nos quais a memória foi particionada. Simulações realizadas com o programa MSINC são também mostradas, constituindo-se em uma pré-avaliação do desempenho dos circuitos projetados. Assim, é previsto, para o referido subsistema, um tempo de ciclo de 700 ns, um tempo de acesso de 450 ns e um período máximo de reescrita de 1 ms. No caso de uma integração de todas as partes elementares, estima-se em 6mmx 6mm a área de Silicio requerida pela memória de 1024 bits. No capitulo V é apresentado o modelo GMOS que descreve o comportamento de transistores MOS, modo enriquecimento e depleção nas condições usuais de polarização considerando os efeitos devido a pequenas dimensões de canal. Os resultados teóricos são comparados com os obtidos experimentalmente, podendo ser constatado um erro médio inferior a 10%. No capitulo VI são apresentados os resultados experimentais provenientes da caracterização dos módulos elementares da memória de 1024 bits os quais sugerem ter-se alcançado uma condição aceitável de projeto. As conclusões referentes ao trabalho teórico e experimental desenvolvido são apresentados no capitulo VII sendo ainda sugeridas alternativas no sentido de um melhor desempenho do subsistema projetado tanto a nível de controle interno como de disposição dos módulos na definição do lay-out. A possibilidade de redução do valor da tensão de alimentação VDD de 12.0 V para, 7.0 V ou mesmo 5.0 V é também analisada Abstract: This work aims to design and fabricate a 1024 bits dynamic Random Access Memory divided in elementary blocks, with a poly - Silicongate NMOS process avaiIabIe in the Edinburgh Microfabrication Facility Edinburgh University Scotland. A geometry dependent model based on fitting parameters for both enhancement and depletion small-sized MOSFET'S is presented as well. Chapter I is an introduction to semiconductor memories and their applications. Some possibilities and alternatives in designing VLSI dynamic RAM's are also discussed. The memory splitting in elementary blocks (input /output interfaces, decoders, sense amplifiers, control units), is show, in chapter II, as well as the timing referred to the read, write and read-modify-write cycles. In chapter 111 one has the elementary considerations about charge-transfering modes on leakage and subthreshold currents. Note: the complete abstract is avaiable with the full eletronic digital theses or dissertations Doutorado Doutor em Engenharia Elétrica 1984 2018-07-17T18:28:58Z 2018-07-17T18:28:58Z 1984-03-30T00:00:00Z info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/doctoralThesis LIMA FILHO, Jader Alves. Projeto e fabricação de uma memoria RAM dinamica utilizando processo NMOS. 1984. 1v.(varias paginações). Tese (doutorado) - Universidade Estadual de Campinas, Faculdade de Engenharia de Campinas, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/260346>. Acesso em: 17 jul. 2018. http://repositorio.unicamp.br/jspui/handle/REPOSIP/260346 por (Publicação FEC info:eu-repo/semantics/openAccess 1v.(varias paginações). application/pdf [s.n.] Universidade Estadual de Campinas. Faculdade de Engenharia de Campinas Programa de Pós-Graduação em Engenharia Elétrica reponame:Repositório Institucional da Unicamp instname:Universidade Estadual de Campinas instacron:UNICAMP