Projeto e construção de uma porta universal CMOS em logica ternaria
Orientador: Alberto Martins Jorge === Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação === Made available in DSpace on 2018-08-01T07:57:52Z (GMT). No. of bitstreams: 1 BiazonFilho_AlcinoJose_M.pdf: 4380355 bytes, checksum: 6354c6bb7cf99462c...
Main Author: | |
---|---|
Other Authors: | |
Format: | Others |
Language: | Portuguese |
Published: |
[s.n.]
2001
|
Subjects: | |
Online Access: | BIAZON FILHO, Alcino José. Projeto e construção de uma porta universal CMOS em logica ternaria. 2001. 86f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/261706>. Acesso em: 1 ago. 2018. http://repositorio.unicamp.br/jspui/handle/REPOSIP/261706 |
id |
ndltd-IBICT-oai-repositorio.unicamp.br-REPOSIP-261706 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-IBICT-oai-repositorio.unicamp.br-REPOSIP-2617062019-01-21T20:37:45Z Projeto e construção de uma porta universal CMOS em logica ternaria Biazon Filho, Alcino José UNIVERSIDADE ESTADUAL DE CAMPINAS Jorge, Alberto Martins, 1943- Moraes, Wilmar Bueno de Dias, José Antonio Siqueira Ferreira, Elnatan Chagas Serran, Nivaldo Vicençoto Circuitos integrados Lógica a multiplos valores Circuitos eletronicos - Projetos Projeto lógico Transistores de efeito de campo de semicondutores de óxido metálico Orientador: Alberto Martins Jorge Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação Made available in DSpace on 2018-08-01T07:57:52Z (GMT). No. of bitstreams: 1 BiazonFilho_AlcinoJose_M.pdf: 4380355 bytes, checksum: 6354c6bb7cf99462cb4afbe81c217d0e (MD5) Previous issue date: 2001 Resumo: Neste trabalho desenvolvemos uma porta universal em lógica temária através da álgebra de Post, utilizando-se dela pudemos desenvolver alguns circuitos conhecidos da lógica binária como Flip-Flops e Somadores. Esses circuitos foram simulados em SPICE e seu Lay-Out desenvolvido utilizando-se ferramentas como Tanner e L YS, para a construção de um circuito Integrado utilizamos uma Foundry que já conhecíamos e que possuía uma grande confiabilidade que foi a AMS CYE em 0.8 um. Para os testes dos circuitos construídos utilizamos as instalações do Laboratório de Medidas (DEMICIUNICAMP) com seus equipamentos ligados via GPIB e desenvolvemos instrumentos virtuais (Y.I.) via Labview que pudessem controlar esses equipamentos e gerar alguns sinais necessários para a obtenção destas medidas. Comprovamos durante os testes a viabilidade das portas Topo (deslocador temário), Alfatopo (mínimo entre duas variáveis temárias, deslocada de um nível lógico) e do flip-flop (com o funcionamento idêntico ao tradicional tipo D) temário Abstract: In this work we developed a universal gate in temary logic through Post algebra; using this gate we could develop some well known circuits from binary logic like Flip-Flops and Adders. These circuits were simulated using Spice and the Lay-Out was developed using tools like Tanner and L YS; to construct the integrated circuit we use a foundry that we already knew as reliable, that was the AMS CYE, in 0.8 um. To test the circuits we used the facilities ofthe Measurement Laboratory (DEMICIUNICAMP) and the equipment's were Jinked via GPIB; we developed virtual instrumentation (Y.I.) using Labview to control these equipment's and generate some necessary signals to obtain the final results. We proved during this tests the viability of the gates Topo (Temary shifter), Alfatopo (minimum among two temary variables, shifted in one logic leveI) and Flip-flop (identical oftraditional type D) temary Mestrado Eletrônica e Microeletrônica Mestre em Engenharia Elétrica 2001 2018-08-01T07:57:52Z 2018-08-01T07:57:52Z 2001-01-29T00:00:00Z info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis (Broch.) BIAZON FILHO, Alcino José. Projeto e construção de uma porta universal CMOS em logica ternaria. 2001. 86f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/261706>. Acesso em: 1 ago. 2018. http://repositorio.unicamp.br/jspui/handle/REPOSIP/261706 por info:eu-repo/semantics/openAccess 86f. : il. application/pdf [s.n.] Universidade Estadual de Campinas. Faculdade de Engenharia Elétrica e de Computação Programa de Pós-Graduação em Engenharia Elétrica reponame:Repositório Institucional da Unicamp instname:Universidade Estadual de Campinas instacron:UNICAMP |
collection |
NDLTD |
language |
Portuguese |
format |
Others
|
sources |
NDLTD |
topic |
Circuitos integrados Lógica a multiplos valores Circuitos eletronicos - Projetos Projeto lógico Transistores de efeito de campo de semicondutores de óxido metálico |
spellingShingle |
Circuitos integrados Lógica a multiplos valores Circuitos eletronicos - Projetos Projeto lógico Transistores de efeito de campo de semicondutores de óxido metálico Biazon Filho, Alcino José Projeto e construção de uma porta universal CMOS em logica ternaria |
description |
Orientador: Alberto Martins Jorge === Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação === Made available in DSpace on 2018-08-01T07:57:52Z (GMT). No. of bitstreams: 1
BiazonFilho_AlcinoJose_M.pdf: 4380355 bytes, checksum: 6354c6bb7cf99462cb4afbe81c217d0e (MD5)
Previous issue date: 2001 === Resumo: Neste trabalho desenvolvemos uma porta universal em lógica temária através da álgebra de Post, utilizando-se dela pudemos desenvolver alguns circuitos conhecidos da lógica binária como Flip-Flops e Somadores. Esses circuitos foram simulados em SPICE e seu Lay-Out desenvolvido utilizando-se ferramentas como Tanner e L YS, para a construção de um circuito Integrado utilizamos uma Foundry que já conhecíamos e que possuía uma grande confiabilidade que foi a AMS CYE em 0.8 um. Para os testes dos circuitos construídos utilizamos as instalações do Laboratório de Medidas (DEMICIUNICAMP) com seus equipamentos ligados via GPIB e desenvolvemos instrumentos virtuais (Y.I.) via Labview que pudessem controlar esses equipamentos e gerar alguns sinais necessários para a obtenção destas medidas. Comprovamos durante os testes a viabilidade das portas Topo (deslocador temário), Alfatopo (mínimo entre duas variáveis temárias, deslocada de um nível lógico) e do flip-flop (com o funcionamento idêntico ao tradicional tipo D) temário === Abstract: In this work we developed a universal gate in temary logic through Post algebra; using this gate we could develop some well known circuits from binary logic like Flip-Flops and Adders. These circuits were simulated using Spice and the Lay-Out was developed using tools like Tanner and L YS; to construct the integrated circuit we use a foundry that we already knew as reliable, that was the AMS CYE, in 0.8 um. To test the circuits we used the facilities ofthe Measurement Laboratory (DEMICIUNICAMP) and the equipment's were Jinked via GPIB; we developed virtual instrumentation (Y.I.) using Labview to control these equipment's and generate some necessary signals to obtain the final results. We proved during this tests the viability of the gates Topo (Temary shifter), Alfatopo (minimum among two temary variables, shifted in one logic leveI) and Flip-flop (identical oftraditional type D) temary === Mestrado === Eletrônica e Microeletrônica === Mestre em Engenharia Elétrica |
author2 |
UNIVERSIDADE ESTADUAL DE CAMPINAS |
author_facet |
UNIVERSIDADE ESTADUAL DE CAMPINAS Biazon Filho, Alcino José |
author |
Biazon Filho, Alcino José |
author_sort |
Biazon Filho, Alcino José |
title |
Projeto e construção de uma porta universal CMOS em logica ternaria |
title_short |
Projeto e construção de uma porta universal CMOS em logica ternaria |
title_full |
Projeto e construção de uma porta universal CMOS em logica ternaria |
title_fullStr |
Projeto e construção de uma porta universal CMOS em logica ternaria |
title_full_unstemmed |
Projeto e construção de uma porta universal CMOS em logica ternaria |
title_sort |
projeto e construção de uma porta universal cmos em logica ternaria |
publisher |
[s.n.] |
publishDate |
2001 |
url |
BIAZON FILHO, Alcino José. Projeto e construção de uma porta universal CMOS em logica ternaria. 2001. 86f. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/261706>. Acesso em: 1 ago. 2018. http://repositorio.unicamp.br/jspui/handle/REPOSIP/261706 |
work_keys_str_mv |
AT biazonfilhoalcinojose projetoeconstrucaodeumaportauniversalcmosemlogicaternaria |
_version_ |
1718875475701399552 |