A generic processing in memory cycle accurate simulator under hybrid memory cube architecture

PIM - uma técnica onde elementos computacionais são adicionados perto, ou idealmente, dentro de dispositivos de memória - foi uma das tentativas criadas durante os anos 1990 visando mitigar o notório memory wall problem. Hoje em dia, com o amadurecimento do processo de integração 3D, um novo horizon...

Full description

Bibliographic Details
Main Author: Oliveira Junior, Geraldo Francisco de
Other Authors: Carro, Luigi
Format: Others
Language:English
Published: 2017
Subjects:
Online Access:http://hdl.handle.net/10183/170019
id ndltd-IBICT-oai-www.lume.ufrgs.br-10183-170019
record_format oai_dc
spelling ndltd-IBICT-oai-www.lume.ufrgs.br-10183-1700192019-01-22T02:07:34Z A generic processing in memory cycle accurate simulator under hybrid memory cube architecture Um simulador genérico ciclo-acurado para processamento em memória baseado na arquitetura da hybrid memory cube Oliveira Junior, Geraldo Francisco de Carro, Luigi Simulação Memoria : Computadores Microeletrônica In-Memory Processing 3D-Stacked Hybrid Memory Cube Simulators PIM - uma técnica onde elementos computacionais são adicionados perto, ou idealmente, dentro de dispositivos de memória - foi uma das tentativas criadas durante os anos 1990 visando mitigar o notório memory wall problem. Hoje em dia, com o amadurecimento do processo de integração 3D, um novo horizonte para novas arquiteturas PIM pode ser explorado. Para investigar este novo cenário, pesquisadores dependem de simuladores em software para navegar pelo espaço de exploração de projeto. Hoje, a maioria dos trabalhos que focam em PIM, implementam simuladores locais para realizar seus experimentos. Porém, esta metodologia pode reduzir a produtividade e reprodutibilidade. Neste trabalho, nós mostramos o desenvolvimento de um simulador de PIM preciso, modular e parametrizável. Nosso simulador, chamado CLAPPS, visa a arquitetura de memória HMC, uma memória 3D popular, que é amplamente utilizada em aceleradores PIM do estado da arte. Nós desenvolvemos nosso mecanismo utilizando a linguagem de programação SystemC, o que permite uma simulação paralela nativamente. A principal contribuição do nosso trabalho se baseia em desenvolver a interface amigável que permite a fácil exploração de arquiteturas PIM. Para avaliar o nosso sistema, nós implementamos um modulo de PIM que pode executar operações vetoriais com diferente tamanhos de operandos utilizando o proposto conjunto de ferramentas. PIM - a technique which computational elements are added close, or ideally, inside memory devices - was one of the attempts created during the 1990s to try to mitigate the memory wall problem. Nowadays, with the maturation of 3D integration technologies, a new landscape for novel PIM architectures can be investigated. To exploit this new scenario, researchers rely on software simulators to navigate throughout the design evaluation space. Today, most of the works targeting PIM implement in-house simulators to perform their experiments. However, this methodology might hurt overall productivity, while it might also preclude replicability. In this work, we showed the development of a precise, modular and parametrized PIM simulation environment. Our simulator, named CLAPPS, targets the HMC architecture, a popular 3D-stacked memory widely employed in state-of-the-art PIM accelerators. We have designed our mechanism using the SystemC programming language, which allows native parallel simulation. The primary contribution of our work lies in developing a user-friendly interface to allow easy PIM architectures exploitation. To evaluate our system, we have implemented a PIM module that can perform vector operations with different operand sizes using the proposed set of tools. 2017-11-02T02:32:26Z 2017 info:eu-repo/semantics/publishedVersion info:eu-repo/semantics/masterThesis http://hdl.handle.net/10183/170019 001051553 eng info:eu-repo/semantics/openAccess application/pdf reponame:Biblioteca Digital de Teses e Dissertações da UFRGS instname:Universidade Federal do Rio Grande do Sul instacron:UFRGS
collection NDLTD
language English
format Others
sources NDLTD
topic Simulação
Memoria : Computadores
Microeletrônica
In-Memory Processing
3D-Stacked
Hybrid Memory Cube
Simulators
spellingShingle Simulação
Memoria : Computadores
Microeletrônica
In-Memory Processing
3D-Stacked
Hybrid Memory Cube
Simulators
Oliveira Junior, Geraldo Francisco de
A generic processing in memory cycle accurate simulator under hybrid memory cube architecture
description PIM - uma técnica onde elementos computacionais são adicionados perto, ou idealmente, dentro de dispositivos de memória - foi uma das tentativas criadas durante os anos 1990 visando mitigar o notório memory wall problem. Hoje em dia, com o amadurecimento do processo de integração 3D, um novo horizonte para novas arquiteturas PIM pode ser explorado. Para investigar este novo cenário, pesquisadores dependem de simuladores em software para navegar pelo espaço de exploração de projeto. Hoje, a maioria dos trabalhos que focam em PIM, implementam simuladores locais para realizar seus experimentos. Porém, esta metodologia pode reduzir a produtividade e reprodutibilidade. Neste trabalho, nós mostramos o desenvolvimento de um simulador de PIM preciso, modular e parametrizável. Nosso simulador, chamado CLAPPS, visa a arquitetura de memória HMC, uma memória 3D popular, que é amplamente utilizada em aceleradores PIM do estado da arte. Nós desenvolvemos nosso mecanismo utilizando a linguagem de programação SystemC, o que permite uma simulação paralela nativamente. A principal contribuição do nosso trabalho se baseia em desenvolver a interface amigável que permite a fácil exploração de arquiteturas PIM. Para avaliar o nosso sistema, nós implementamos um modulo de PIM que pode executar operações vetoriais com diferente tamanhos de operandos utilizando o proposto conjunto de ferramentas. === PIM - a technique which computational elements are added close, or ideally, inside memory devices - was one of the attempts created during the 1990s to try to mitigate the memory wall problem. Nowadays, with the maturation of 3D integration technologies, a new landscape for novel PIM architectures can be investigated. To exploit this new scenario, researchers rely on software simulators to navigate throughout the design evaluation space. Today, most of the works targeting PIM implement in-house simulators to perform their experiments. However, this methodology might hurt overall productivity, while it might also preclude replicability. In this work, we showed the development of a precise, modular and parametrized PIM simulation environment. Our simulator, named CLAPPS, targets the HMC architecture, a popular 3D-stacked memory widely employed in state-of-the-art PIM accelerators. We have designed our mechanism using the SystemC programming language, which allows native parallel simulation. The primary contribution of our work lies in developing a user-friendly interface to allow easy PIM architectures exploitation. To evaluate our system, we have implemented a PIM module that can perform vector operations with different operand sizes using the proposed set of tools.
author2 Carro, Luigi
author_facet Carro, Luigi
Oliveira Junior, Geraldo Francisco de
author Oliveira Junior, Geraldo Francisco de
author_sort Oliveira Junior, Geraldo Francisco de
title A generic processing in memory cycle accurate simulator under hybrid memory cube architecture
title_short A generic processing in memory cycle accurate simulator under hybrid memory cube architecture
title_full A generic processing in memory cycle accurate simulator under hybrid memory cube architecture
title_fullStr A generic processing in memory cycle accurate simulator under hybrid memory cube architecture
title_full_unstemmed A generic processing in memory cycle accurate simulator under hybrid memory cube architecture
title_sort generic processing in memory cycle accurate simulator under hybrid memory cube architecture
publishDate 2017
url http://hdl.handle.net/10183/170019
work_keys_str_mv AT oliveirajuniorgeraldofranciscode agenericprocessinginmemorycycleaccuratesimulatorunderhybridmemorycubearchitecture
AT oliveirajuniorgeraldofranciscode umsimuladorgenericocicloacuradoparaprocessamentoemmemoriabaseadonaarquiteturadahybridmemorycube
AT oliveirajuniorgeraldofranciscode genericprocessinginmemorycycleaccuratesimulatorunderhybridmemorycubearchitecture
_version_ 1718946510807236608