Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia
El presente trabajo de tesis consiste en el dise~no de un circuito ampli cador para ser utilizado en un sistema de adquisici on de se~nales neuronales. La topolog a del dise~no se baso en un ampli cador cascodo plegado completamente diferencial (fully-di erential folded-cascode, FDFC) adaptado a un...
Main Author: | |
---|---|
Other Authors: | |
Format: | Others |
Language: | Spanish |
Published: |
Pontificia Universidad Católica del Perú
2014
|
Subjects: | |
Online Access: | http://tesis.pucp.edu.pe/repositorio/handle/123456789/5463 |
id |
ndltd-PUCP-oai-tesis.pucp.edu.pe-123456789-5463 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-PUCP-oai-tesis.pucp.edu.pe-123456789-54632019-02-21T16:18:31Z Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia Cerida Rengifo, Sammy Monge Osorio, Manuel Alejandro Raygada Vargas, Erick Leonardo Amplificadores (Electrónica)--Diseño y construcción Circuitos integrados Sistemas electrónicos El presente trabajo de tesis consiste en el dise~no de un circuito ampli cador para ser utilizado en un sistema de adquisici on de se~nales neuronales. La topolog a del dise~no se baso en un ampli cador cascodo plegado completamente diferencial (fully-di erential folded-cascode, FDFC) adaptado a una topolog a de reciclaje (recycling [6]) en la cual se reutilizan corrientes que normalmente no se utilizan en la topolog a convencional. Los requerimientos m as importantes para este dise~no son su baja potencia y peque~na area debido al tipo de aplicaci on al que esta enfocado este trabajo. El bajo ruido referido a la entrada tambi en es un par ametro cr tico ya que el rango de voltaje de las se~nales neuronales pueden tener amplitudes tan peque~nas como 1 V . La tecnolog a en que se realiz o el dise~no es AMS0;35 m en el software CADENCE el cual utiliza el simulador SPECTRE empleando el modelo BSIM3V3. Asimismo, se valid o el buen funcionamiento del circuito mediante las simulaciones correspondientes de circuitos de bancos de pruebas (testbench). Los resultados destacables del ampli cador son su ruido referido a la entrada de 1;59 V , potencia de 105;98 W para una alimentaci on de 3;3V , una ganancia de lazo abierto de 113;7dB, ganancia de lazo cerrado de 45;5dB y un ancho de banda de 7;512kHz. El area total del circuito ampli cador es 0;122mm2. Tesis 2014-07-25T15:06:03Z 2014-07-25T15:06:03Z 2014 2014-07-25 info:eu-repo/semantics/bachelorThesis http://tesis.pucp.edu.pe/repositorio/handle/123456789/5463 spa Atribución-NoComercial-SinDerivadas 2.5 Perú info:eu-repo/semantics/openAccess http://creativecommons.org/licenses/by-nc-nd/2.5/pe/ application/pdf Pontificia Universidad Católica del Perú Pontificia Universidad Católica del Perú Repositorio de Tesis - PUCP |
collection |
NDLTD |
language |
Spanish |
format |
Others
|
sources |
NDLTD |
topic |
Amplificadores (Electrónica)--Diseño y construcción Circuitos integrados Sistemas electrónicos |
spellingShingle |
Amplificadores (Electrónica)--Diseño y construcción Circuitos integrados Sistemas electrónicos Cerida Rengifo, Sammy Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
description |
El presente trabajo de tesis consiste en el dise~no de un circuito ampli cador para ser utilizado en
un sistema de adquisici on de se~nales neuronales. La topolog a del dise~no se baso en un ampli cador
cascodo plegado completamente diferencial (fully-di erential folded-cascode, FDFC) adaptado a
una topolog a de reciclaje (recycling [6]) en la cual se reutilizan corrientes que normalmente no se
utilizan en la topolog a convencional.
Los requerimientos m as importantes para este dise~no son su baja potencia y peque~na area
debido al tipo de aplicaci on al que esta enfocado este trabajo. El bajo ruido referido a la entrada
tambi en es un par ametro cr tico ya que el rango de voltaje de las se~nales neuronales pueden tener
amplitudes tan peque~nas como 1 V .
La tecnolog a en que se realiz o el dise~no es AMS0;35 m en el software CADENCE el cual
utiliza el simulador SPECTRE empleando el modelo BSIM3V3. Asimismo, se valid o el buen funcionamiento
del circuito mediante las simulaciones correspondientes de circuitos de bancos de
pruebas (testbench). Los resultados destacables del ampli cador son su ruido referido a la entrada
de 1;59 V , potencia de 105;98 W para una alimentaci on de 3;3V , una ganancia de lazo abierto
de 113;7dB, ganancia de lazo cerrado de 45;5dB y un ancho de banda de 7;512kHz. El area total
del circuito ampli cador es 0;122mm2. === Tesis |
author2 |
Monge Osorio, Manuel Alejandro |
author_facet |
Monge Osorio, Manuel Alejandro Cerida Rengifo, Sammy |
author |
Cerida Rengifo, Sammy |
author_sort |
Cerida Rengifo, Sammy |
title |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_short |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_full |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_fullStr |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_full_unstemmed |
Diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
title_sort |
diseño de un amplificador de señales neuronales de bajo ruido y bajo consumo de potencia |
publisher |
Pontificia Universidad Católica del Perú |
publishDate |
2014 |
url |
http://tesis.pucp.edu.pe/repositorio/handle/123456789/5463 |
work_keys_str_mv |
AT ceridarengifosammy disenodeunamplificadordesenalesneuronalesdebajoruidoybajoconsumodepotencia |
_version_ |
1718981787866103808 |