Síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATM

En campo de redes de comunicaciones y los conmutadores ATM (Asynchronous Transfer Mode), la QoS (Quality of Service) es un aspecto crucial para la gestión del tráfico. El problema de la QoS actualmente es un desafío para los diseñadores, concretamente la implementación eficiente del subsistema QoS e...

Full description

Bibliographic Details
Main Author: Alarcón Matutti, Rubén Virgilio
Other Authors: Carrabina Bordoll, Jordi
Format: Doctoral Thesis
Language:Spanish
Published: Universitat Autònoma de Barcelona 2003
Subjects:
Online Access:http://hdl.handle.net/10803/5342
http://nbn-resolving.de/urn:isbn:8468841862
id ndltd-TDX_UAB-oai-www.tdx.cat-10803-5342
record_format oai_dc
collection NDLTD
language Spanish
format Doctoral Thesis
sources NDLTD
topic Micropipeline
Comunicaciones
Asíncrono
Tecnologies
621.3
spellingShingle Micropipeline
Comunicaciones
Asíncrono
Tecnologies
621.3
Alarcón Matutti, Rubén Virgilio
Síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATM
description En campo de redes de comunicaciones y los conmutadores ATM (Asynchronous Transfer Mode), la QoS (Quality of Service) es un aspecto crucial para la gestión del tráfico. El problema de la QoS actualmente es un desafío para los diseñadores, concretamente la implementación eficiente del subsistema QoS e igualmente superar o minimizar los problemas que presenta el empleo de circuitos síncronos.La presente tesis tiene dos vertientes principales: los circuitos asíncronos y la problemática de la QoS para el protocolo de comunicaciones ATM. La tesis se centra en la investigación de una técnica de diseño asíncrona, lo cual implica la eliminación del reloj global, y que facilite la implementación de arquitecturas que eviten o al menos minimicen los problemas encontrados en los equivalentes circuitos síncronos como alineamiento de fase, sincronización, skew y jitter.Dentro de los objetivos principales de la tesis se establece una metodología de diseño asíncrono independiente de la tecnología, y como circuito demostrador se aborda la implementación asíncrona de la Unidad de Clasificación que es el subsistema principal en la gestión QoS-ATM. Se utiliza el estilo de diseño micropipeline que, además de otras ventajas intrínsecas, permite un adecuado balance de la relación área/velocidad y facilidades para test. La arquitectura implementada en FPGA permite satisfacer los requerimientos de throughput y latencia de las normas de transmisión OC-12 (622 Mbits/seg) y OC-48 (2.5 Gbits/seg). === In ATM (Asynchronous Transfer Mode) packet switching, a key point for traffic management is the QoS (Quality of Services) guarantees. Efficient implementation of a QoS sub-system remains a challenge for network designers, equally, designers have to deal with problems in the use of synchronous circuits.The present thesis has two main aspects of research: Asynchronous circuits and the QoS for ATM protocol. In this research, a new approach is the use of an asynchronous technique and elimination of the global clock, it allows the implementation of architectures that can avoid design problems commonly found in their synchronous counterpart. As a consequence, the asynchronous implementation of some blocks in ATM protocol as the QoS sub-system, apart from other intrinsic advantages, it can avoid or at least minimise jitter, skew and synchronisation problems.The main objective of this thesis is to propose a methodology of design technologically independent and as demonstrator circuit; the implementation of a novel asynchronous micropipeline of a Sorter Unit which is the main sub-system for QoS-ATM management. The micropipeline architecture, apart from other intrinsic advantages, it has a good performance in area/speed ratio and easy testability. The prototype is mapped on commercial FPGA and it can meet the QoS-ATM requirements of throughput and latency for OC-12 (622 Mbits/sec) and OC-48 (2.5 Gbits/sec) transmission.
author2 Carrabina Bordoll, Jordi
author_facet Carrabina Bordoll, Jordi
Alarcón Matutti, Rubén Virgilio
author Alarcón Matutti, Rubén Virgilio
author_sort Alarcón Matutti, Rubén Virgilio
title Síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATM
title_short Síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATM
title_full Síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATM
title_fullStr Síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATM
title_full_unstemmed Síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATM
title_sort síntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para qos-atm
publisher Universitat Autònoma de Barcelona
publishDate 2003
url http://hdl.handle.net/10803/5342
http://nbn-resolving.de/urn:isbn:8468841862
work_keys_str_mv AT alarconmatuttirubenvirgilio sintesisdecircuitosdigitalesasincronosaplicadosacomunicacionesunaaproximacionmicropipelineparaqosatm
_version_ 1716590830580400128
spelling ndltd-TDX_UAB-oai-www.tdx.cat-10803-53422013-07-09T03:31:46ZSíntesis de circuitos digitales asíncronos aplicados a comunicaciones: una aproximación micropipeline para QoS-ATMAlarcón Matutti, Rubén VirgilioMicropipelineComunicacionesAsíncronoTecnologies621.3En campo de redes de comunicaciones y los conmutadores ATM (Asynchronous Transfer Mode), la QoS (Quality of Service) es un aspecto crucial para la gestión del tráfico. El problema de la QoS actualmente es un desafío para los diseñadores, concretamente la implementación eficiente del subsistema QoS e igualmente superar o minimizar los problemas que presenta el empleo de circuitos síncronos.La presente tesis tiene dos vertientes principales: los circuitos asíncronos y la problemática de la QoS para el protocolo de comunicaciones ATM. La tesis se centra en la investigación de una técnica de diseño asíncrona, lo cual implica la eliminación del reloj global, y que facilite la implementación de arquitecturas que eviten o al menos minimicen los problemas encontrados en los equivalentes circuitos síncronos como alineamiento de fase, sincronización, skew y jitter.Dentro de los objetivos principales de la tesis se establece una metodología de diseño asíncrono independiente de la tecnología, y como circuito demostrador se aborda la implementación asíncrona de la Unidad de Clasificación que es el subsistema principal en la gestión QoS-ATM. Se utiliza el estilo de diseño micropipeline que, además de otras ventajas intrínsecas, permite un adecuado balance de la relación área/velocidad y facilidades para test. La arquitectura implementada en FPGA permite satisfacer los requerimientos de throughput y latencia de las normas de transmisión OC-12 (622 Mbits/seg) y OC-48 (2.5 Gbits/seg).In ATM (Asynchronous Transfer Mode) packet switching, a key point for traffic management is the QoS (Quality of Services) guarantees. Efficient implementation of a QoS sub-system remains a challenge for network designers, equally, designers have to deal with problems in the use of synchronous circuits.The present thesis has two main aspects of research: Asynchronous circuits and the QoS for ATM protocol. In this research, a new approach is the use of an asynchronous technique and elimination of the global clock, it allows the implementation of architectures that can avoid design problems commonly found in their synchronous counterpart. As a consequence, the asynchronous implementation of some blocks in ATM protocol as the QoS sub-system, apart from other intrinsic advantages, it can avoid or at least minimise jitter, skew and synchronisation problems.The main objective of this thesis is to propose a methodology of design technologically independent and as demonstrator circuit; the implementation of a novel asynchronous micropipeline of a Sorter Unit which is the main sub-system for QoS-ATM management. The micropipeline architecture, apart from other intrinsic advantages, it has a good performance in area/speed ratio and easy testability. The prototype is mapped on commercial FPGA and it can meet the QoS-ATM requirements of throughput and latency for OC-12 (622 Mbits/sec) and OC-48 (2.5 Gbits/sec) transmission.Universitat Autònoma de BarcelonaCarrabina Bordoll, JordiUniversitat Autònoma de Barcelona. Departament d'Enginyeria Electrònica2003-09-16info:eu-repo/semantics/doctoralThesisinfo:eu-repo/semantics/publishedVersionapplication/pdfhttp://hdl.handle.net/10803/5342urn:isbn:8468841862TDX (Tesis Doctorals en Xarxa)spaADVERTIMENT. L'accés als continguts d'aquesta tesi doctoral i la seva utilització ha de respectar els drets de la persona autora. Pot ser utilitzada per a consulta o estudi personal, així com en activitats o materials d'investigació i docència en els termes establerts a l'art. 32 del Text Refós de la Llei de Propietat Intel·lectual (RDL 1/1996). Per altres utilitzacions es requereix l'autorització prèvia i expressa de la persona autora. En qualsevol cas, en la utilització dels seus continguts caldrà indicar de forma clara el nom i cognoms de la persona autora i el títol de la tesi doctoral. No s'autoritza la seva reproducció o altres formes d'explotació efectuades amb finalitats de lucre ni la seva comunicació pública des d'un lloc aliè al servei TDX. Tampoc s'autoritza la presentació del seu contingut en una finestra o marc aliè a TDX (framing). Aquesta reserva de drets afecta tant als continguts de la tesi com als seus resums i índexs.info:eu-repo/semantics/openAccess