Utökade tester enligt IEEE std 1149.1-2001 för Main Switch Board
Kravet på detta examensarbete var att utveckla tester för en produkt i prototypstadiet hos Ericsson i Katrineholm. Dessa tester ska framförallt användas som verktyg vid felsökning och utvecklas på kretskortsnivå. Detta innebär test för att hitta processrelaterade fel som t.ex. felaktiga lödningar. A...
Main Author: | |
---|---|
Format: | Others |
Language: | Swedish |
Published: |
Linköpings universitet, Institutionen för teknik och naturvetenskap
2005
|
Online Access: | http://urn.kb.se/resolve?urn=urn:nbn:se:liu:diva-97916 |
id |
ndltd-UPSALLA1-oai-DiVA.org-liu-97916 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-UPSALLA1-oai-DiVA.org-liu-979162013-10-05T04:48:19ZUtökade tester enligt IEEE std 1149.1-2001 för Main Switch BoardsweExtended board test according to IEEE std 1149.1 for Main Switch BoardAndersson, DavidLinköpings universitet, Institutionen för teknik och naturvetenskapLinköpings universitet, Tekniska högskolan2005Kravet på detta examensarbete var att utveckla tester för en produkt i prototypstadiet hos Ericsson i Katrineholm. Dessa tester ska framförallt användas som verktyg vid felsökning och utvecklas på kretskortsnivå. Detta innebär test för att hitta processrelaterade fel som t.ex. felaktiga lödningar. Arbetet började med att studera den tekniska bakgrunden. Sedan gjordes en testbarhetsanalys för att undersöka brister i tänkta tester och andra möjligheter till att få en bra feltäckning och felutpekning. Därefter utvecklas ett antal tester. Metoden som har används är uteslutande boundary-scan enligt IEEE standarden 1149.1-2001 genom verktyget Asset InterTech, Inc ScanWorks 3.4. Resultatet av arbetet innefattar framförallt minnestester för SDRAM och flash men också spänningskontroller och vanliga förbindelsetest. Dessa tester har också dokumenterats enligt Ericssons krav. The requirements of this bachelor thesis was to develop board tests for a prototype at Ericsson in Katrineholm. These tests should above all be used to locate faults. In this case, board test is synonymous with verifying the manufacturing process. The work began by studying the technical background. Then a testability review was done to investigate possible lacks in planned tests and other opportunities to get a better fault coverage. Thereafter a number of tests were developed. The method used is entirely boundary-scan according to IEEE standard 1149.1-2001 together with the software tool ScanWorks 3.4 by Asset InterTech, Inc. The result includes above all memory tests for SDRAM and flash but also voltage control and ordinary interconnection tests. These results have been documented according to Ericsson’s requirements. Student thesisinfo:eu-repo/semantics/bachelorThesistexthttp://urn.kb.se/resolve?urn=urn:nbn:se:liu:diva-97916application/pdfinfo:eu-repo/semantics/openAccess |
collection |
NDLTD |
language |
Swedish |
format |
Others
|
sources |
NDLTD |
description |
Kravet på detta examensarbete var att utveckla tester för en produkt i prototypstadiet hos Ericsson i Katrineholm. Dessa tester ska framförallt användas som verktyg vid felsökning och utvecklas på kretskortsnivå. Detta innebär test för att hitta processrelaterade fel som t.ex. felaktiga lödningar. Arbetet började med att studera den tekniska bakgrunden. Sedan gjordes en testbarhetsanalys för att undersöka brister i tänkta tester och andra möjligheter till att få en bra feltäckning och felutpekning. Därefter utvecklas ett antal tester. Metoden som har används är uteslutande boundary-scan enligt IEEE standarden 1149.1-2001 genom verktyget Asset InterTech, Inc ScanWorks 3.4. Resultatet av arbetet innefattar framförallt minnestester för SDRAM och flash men också spänningskontroller och vanliga förbindelsetest. Dessa tester har också dokumenterats enligt Ericssons krav. === The requirements of this bachelor thesis was to develop board tests for a prototype at Ericsson in Katrineholm. These tests should above all be used to locate faults. In this case, board test is synonymous with verifying the manufacturing process. The work began by studying the technical background. Then a testability review was done to investigate possible lacks in planned tests and other opportunities to get a better fault coverage. Thereafter a number of tests were developed. The method used is entirely boundary-scan according to IEEE standard 1149.1-2001 together with the software tool ScanWorks 3.4 by Asset InterTech, Inc. The result includes above all memory tests for SDRAM and flash but also voltage control and ordinary interconnection tests. These results have been documented according to Ericsson’s requirements. |
author |
Andersson, David |
spellingShingle |
Andersson, David Utökade tester enligt IEEE std 1149.1-2001 för Main Switch Board |
author_facet |
Andersson, David |
author_sort |
Andersson, David |
title |
Utökade tester enligt IEEE std 1149.1-2001 för Main Switch Board |
title_short |
Utökade tester enligt IEEE std 1149.1-2001 för Main Switch Board |
title_full |
Utökade tester enligt IEEE std 1149.1-2001 för Main Switch Board |
title_fullStr |
Utökade tester enligt IEEE std 1149.1-2001 för Main Switch Board |
title_full_unstemmed |
Utökade tester enligt IEEE std 1149.1-2001 för Main Switch Board |
title_sort |
utökade tester enligt ieee std 1149.1-2001 för main switch board |
publisher |
Linköpings universitet, Institutionen för teknik och naturvetenskap |
publishDate |
2005 |
url |
http://urn.kb.se/resolve?urn=urn:nbn:se:liu:diva-97916 |
work_keys_str_mv |
AT anderssondavid utokadetesterenligtieeestd114912001formainswitchboard AT anderssondavid extendedboardtestaccordingtoieeestd11491formainswitchboard |
_version_ |
1716603893849260032 |