Architectures de réparation des mémoires pour des hautes densités des défauts

La miniaturisation technologique augmente la sensibilité des circuits intégrés auxdéfauts et nous observons à chaque nouvelle génération technologique une dégradation rapidedu rendement de fabrication et de la fiabilité. Les mémoires occupent la plus grande partie dela surface des SoCs et contiennen...

Full description

Bibliographic Details
Main Author: Papavramidou, Panagiota
Other Authors: Grenoble
Language:en
Published: 2014
Subjects:
620
Online Access:http://www.theses.fr/2014GRENT090/document
id ndltd-theses.fr-2014GRENT090
record_format oai_dc
spelling ndltd-theses.fr-2014GRENT0902018-06-22T04:57:11Z Architectures de réparation des mémoires pour des hautes densités des défauts Memory repair architectures for high defect densities Test des mémoires Réparation des mémoires Fiabilité Rendement Hautes densités de défauts Memory testing Memory repair Reliability Yield High defect densities 620 La miniaturisation technologique augmente la sensibilité des circuits intégrés auxdéfauts et nous observons à chaque nouvelle génération technologique une dégradation rapidedu rendement de fabrication et de la fiabilité. Les mémoires occupent la plus grande partie dela surface des SoCs et contiennent la vaste majorité des transistors. De plus, pour augmenterleur densité elles sont conçues de façon très serrée. Elles concentrent ainsi la plus grandepartie des défauts de fabrication et représentent aussi les parties les plus sensibles face auxperturbations. Elles sont par conséquent les parties des SoCs les plus affectées par ladégradation du rendement de fabrication et de la fiabilité. L’objectif de cette thèse est deproposer des architectures combinant de façon optimale : algorithmes de test, architecturesBIST, et codes correcteurs d’erreurs afin de proposer des solutions efficaces pourl’amélioration du rendement de fabrication et de la fiabilité des mémoires embarquées. Nanometric scaling increases the sensitivity of integrated circuits to defects andperturbations. Thus, each new generation of manufacturing process is accompanied by a rapiddegradation of manufacturing yield and reliability. Embedded memories occupy the largestpart of the area of SoCs and comprise the vast majority of transistors. In addition, forincreasing the integration density, they are designed very tightly to the design and electricalrules. Hence, embedded memories concentrate the majority of the manufacturing defectsaffecting a SoC, and are also more sensitive to perturbations. Thus, they are the parts of theSoC the most affected by the deterioration of manufacturing yield and reliability. This thesisdevelops repair architectures optimally combining test algorithms, BIST architectures, anderror correcting codes, in order to propose effective solutions for improving themanufacturing yield and reliability of embedded memories affected by high defect densities. Electronic Thesis or Dissertation Text en http://www.theses.fr/2014GRENT090/document Papavramidou, Panagiota 2014-11-19 Grenoble Nicolaïdis, Michael
collection NDLTD
language en
sources NDLTD
topic Test des mémoires
Réparation des mémoires
Fiabilité
Rendement
Hautes densités de défauts
Memory testing
Memory repair
Reliability
Yield
High defect densities
620
spellingShingle Test des mémoires
Réparation des mémoires
Fiabilité
Rendement
Hautes densités de défauts
Memory testing
Memory repair
Reliability
Yield
High defect densities
620
Papavramidou, Panagiota
Architectures de réparation des mémoires pour des hautes densités des défauts
description La miniaturisation technologique augmente la sensibilité des circuits intégrés auxdéfauts et nous observons à chaque nouvelle génération technologique une dégradation rapidedu rendement de fabrication et de la fiabilité. Les mémoires occupent la plus grande partie dela surface des SoCs et contiennent la vaste majorité des transistors. De plus, pour augmenterleur densité elles sont conçues de façon très serrée. Elles concentrent ainsi la plus grandepartie des défauts de fabrication et représentent aussi les parties les plus sensibles face auxperturbations. Elles sont par conséquent les parties des SoCs les plus affectées par ladégradation du rendement de fabrication et de la fiabilité. L’objectif de cette thèse est deproposer des architectures combinant de façon optimale : algorithmes de test, architecturesBIST, et codes correcteurs d’erreurs afin de proposer des solutions efficaces pourl’amélioration du rendement de fabrication et de la fiabilité des mémoires embarquées. === Nanometric scaling increases the sensitivity of integrated circuits to defects andperturbations. Thus, each new generation of manufacturing process is accompanied by a rapiddegradation of manufacturing yield and reliability. Embedded memories occupy the largestpart of the area of SoCs and comprise the vast majority of transistors. In addition, forincreasing the integration density, they are designed very tightly to the design and electricalrules. Hence, embedded memories concentrate the majority of the manufacturing defectsaffecting a SoC, and are also more sensitive to perturbations. Thus, they are the parts of theSoC the most affected by the deterioration of manufacturing yield and reliability. This thesisdevelops repair architectures optimally combining test algorithms, BIST architectures, anderror correcting codes, in order to propose effective solutions for improving themanufacturing yield and reliability of embedded memories affected by high defect densities.
author2 Grenoble
author_facet Grenoble
Papavramidou, Panagiota
author Papavramidou, Panagiota
author_sort Papavramidou, Panagiota
title Architectures de réparation des mémoires pour des hautes densités des défauts
title_short Architectures de réparation des mémoires pour des hautes densités des défauts
title_full Architectures de réparation des mémoires pour des hautes densités des défauts
title_fullStr Architectures de réparation des mémoires pour des hautes densités des défauts
title_full_unstemmed Architectures de réparation des mémoires pour des hautes densités des défauts
title_sort architectures de réparation des mémoires pour des hautes densités des défauts
publishDate 2014
url http://www.theses.fr/2014GRENT090/document
work_keys_str_mv AT papavramidoupanagiota architecturesdereparationdesmemoirespourdeshautesdensitesdesdefauts
AT papavramidoupanagiota memoryrepairarchitecturesforhighdefectdensities
_version_ 1718702940618752000