Fiabilité Porteurs Chauds (HCI) des transistors FDSOI 28nm High-K grille métal

Au sein de la course industrielle à la miniaturisation et avec l’augmentation des exigences technologiques visant à obtenir plus de performances sur moins de surface, la fiabilité des transistors MOSFET est devenue un sujet d’étude de plus en plus complexe. Afin de maintenir un rythme de miniaturisa...

Full description

Bibliographic Details
Main Author: Arfaoui, Wafa
Other Authors: Aix-Marseille
Language:fr
Published: 2015
Subjects:
Bti
Online Access:http://www.theses.fr/2015AIXM4335
id ndltd-theses.fr-2015AIXM4335
record_format oai_dc
spelling ndltd-theses.fr-2015AIXM43352017-07-06T04:32:06Z Fiabilité Porteurs Chauds (HCI) des transistors FDSOI 28nm High-K grille métal HCI reliability of FDSOI HKMG transistors in sub-28nm technologies Fiabilité Mosfet Dégradation par porteurs chauds (HCI) Corrélation Interaction Variation process Modélisation HCI Relaxation Bti Reliability Mosfet Hot carrier degradation (HCI) Correlation Interaction Process variation HC modeling Relaxation Bti Au sein de la course industrielle à la miniaturisation et avec l’augmentation des exigences technologiques visant à obtenir plus de performances sur moins de surface, la fiabilité des transistors MOSFET est devenue un sujet d’étude de plus en plus complexe. Afin de maintenir un rythme de miniaturisation continu, des nouvelles architectures de transistors MOS en été introduite, les technologies conventionnelles sont remplacées par des technologies innovantes qui permettent d'améliorer l'intégrité électrostatique telle que la technologie FDSOI avec des diélectriques à haute constante et grille métal. Malgré toutes les innovations apportées sur l’architecture du MOS, les mécanismes de dégradations demeurent de plus en plus prononcés. L’un des mécanismes le plus critique des technologies avancées est le mécanisme de dégradation par porteurs chauds (HCI). Pour garantir les performances requises tout en préservant la fiabilité des dispositifs, il est nécessaire de caractériser et modéliser les différents mécanismes de défaillance au niveau du transistor élémentaire. Ce travail de thèse porte spécifiquement sur les mécanismes de dégradations HCI des transistors 28nm FDSOI. Basé sur l’énergie des porteurs, le modèle en tension proposé dans ce manuscrit permet de prédire la dégradation HC en tenant compte de la dépendance en polarisation de substrat incluant les effets de longueur, d’épaisseur de l’oxyde de grille ainsi que l’épaisseur du BOX et du film de silicium. Ce travail ouvre le champ à des perspectives d’implémentation du model HCI pour les simulateurs de circuits, ce qui représente une étape importante pour anticiper la fiabilité des futurs nœuds technologiques. As the race towards miniaturization drives the industrial requirements to more performances on less area, MOSFETs reliability has become an increasingly complex topic. To maintain a continuous miniaturization pace, conventional transistors on bulk technologies were replaced by new MOS architectures allowing a better electrostatic integrity such as the FDSOI technology with high-K dielectrics and metal gate. Despite all the architecture innovations, degradation mechanisms remains increasingly pronounced with technological developments. One of the most critical issues of advanced technologies is the hot carrier degradation mechanism (HCI) and Bias Temperature Instability (BTI) effects. To ensure a good performance reliability trade off, it is necessary to characterize and model the different failure mechanisms at device level and the interaction with Bias Temperature Instability (BTI) that represents a strong limitation of scaled CMOS nodes. This work concern hot carrier degradation mechanisms on 28nm transistors of the FDSOI technology. Based on carrier’s energy, the energy driven model proposed in this manuscript can predict HC degradation taking account of substrate bias dependence (VB) including the channel length effects (L), gate oxide thickness (TOX) , back oxide BOX (TBox) and silicon film thickness (TSI ). This thesis opens up new perspectives of the model Integration into a circuit simulator, to anticipate the reliability of future technology nodes and check out circuit before moving on to feature design steps. Electronic Thesis or Dissertation Text fr http://www.theses.fr/2015AIXM4335 Arfaoui, Wafa 2015-09-24 Aix-Marseille Bravaix, Alain Munteanu, Daniela
collection NDLTD
language fr
sources NDLTD
topic Fiabilité
Mosfet
Dégradation par porteurs chauds (HCI)
Corrélation
Interaction
Variation process
Modélisation HCI
Relaxation
Bti
Reliability
Mosfet
Hot carrier degradation (HCI)
Correlation
Interaction
Process variation
HC modeling
Relaxation
Bti

spellingShingle Fiabilité
Mosfet
Dégradation par porteurs chauds (HCI)
Corrélation
Interaction
Variation process
Modélisation HCI
Relaxation
Bti
Reliability
Mosfet
Hot carrier degradation (HCI)
Correlation
Interaction
Process variation
HC modeling
Relaxation
Bti

Arfaoui, Wafa
Fiabilité Porteurs Chauds (HCI) des transistors FDSOI 28nm High-K grille métal
description Au sein de la course industrielle à la miniaturisation et avec l’augmentation des exigences technologiques visant à obtenir plus de performances sur moins de surface, la fiabilité des transistors MOSFET est devenue un sujet d’étude de plus en plus complexe. Afin de maintenir un rythme de miniaturisation continu, des nouvelles architectures de transistors MOS en été introduite, les technologies conventionnelles sont remplacées par des technologies innovantes qui permettent d'améliorer l'intégrité électrostatique telle que la technologie FDSOI avec des diélectriques à haute constante et grille métal. Malgré toutes les innovations apportées sur l’architecture du MOS, les mécanismes de dégradations demeurent de plus en plus prononcés. L’un des mécanismes le plus critique des technologies avancées est le mécanisme de dégradation par porteurs chauds (HCI). Pour garantir les performances requises tout en préservant la fiabilité des dispositifs, il est nécessaire de caractériser et modéliser les différents mécanismes de défaillance au niveau du transistor élémentaire. Ce travail de thèse porte spécifiquement sur les mécanismes de dégradations HCI des transistors 28nm FDSOI. Basé sur l’énergie des porteurs, le modèle en tension proposé dans ce manuscrit permet de prédire la dégradation HC en tenant compte de la dépendance en polarisation de substrat incluant les effets de longueur, d’épaisseur de l’oxyde de grille ainsi que l’épaisseur du BOX et du film de silicium. Ce travail ouvre le champ à des perspectives d’implémentation du model HCI pour les simulateurs de circuits, ce qui représente une étape importante pour anticiper la fiabilité des futurs nœuds technologiques. === As the race towards miniaturization drives the industrial requirements to more performances on less area, MOSFETs reliability has become an increasingly complex topic. To maintain a continuous miniaturization pace, conventional transistors on bulk technologies were replaced by new MOS architectures allowing a better electrostatic integrity such as the FDSOI technology with high-K dielectrics and metal gate. Despite all the architecture innovations, degradation mechanisms remains increasingly pronounced with technological developments. One of the most critical issues of advanced technologies is the hot carrier degradation mechanism (HCI) and Bias Temperature Instability (BTI) effects. To ensure a good performance reliability trade off, it is necessary to characterize and model the different failure mechanisms at device level and the interaction with Bias Temperature Instability (BTI) that represents a strong limitation of scaled CMOS nodes. This work concern hot carrier degradation mechanisms on 28nm transistors of the FDSOI technology. Based on carrier’s energy, the energy driven model proposed in this manuscript can predict HC degradation taking account of substrate bias dependence (VB) including the channel length effects (L), gate oxide thickness (TOX) , back oxide BOX (TBox) and silicon film thickness (TSI ). This thesis opens up new perspectives of the model Integration into a circuit simulator, to anticipate the reliability of future technology nodes and check out circuit before moving on to feature design steps.
author2 Aix-Marseille
author_facet Aix-Marseille
Arfaoui, Wafa
author Arfaoui, Wafa
author_sort Arfaoui, Wafa
title Fiabilité Porteurs Chauds (HCI) des transistors FDSOI 28nm High-K grille métal
title_short Fiabilité Porteurs Chauds (HCI) des transistors FDSOI 28nm High-K grille métal
title_full Fiabilité Porteurs Chauds (HCI) des transistors FDSOI 28nm High-K grille métal
title_fullStr Fiabilité Porteurs Chauds (HCI) des transistors FDSOI 28nm High-K grille métal
title_full_unstemmed Fiabilité Porteurs Chauds (HCI) des transistors FDSOI 28nm High-K grille métal
title_sort fiabilité porteurs chauds (hci) des transistors fdsoi 28nm high-k grille métal
publishDate 2015
url http://www.theses.fr/2015AIXM4335
work_keys_str_mv AT arfaouiwafa fiabiliteporteurschaudshcidestransistorsfdsoi28nmhighkgrillemetal
AT arfaouiwafa hcireliabilityoffdsoihkmgtransistorsinsub28nmtechnologies
_version_ 1718490850664644608