Fiabilité des transistors MOS des technologies à mémoires non volatiles embarquées

Ce travail de thèse traite des différents phénomènes de dégradation que peuvent subir les transistors MOS suivant leurs applications sur les technologies CMOS avec mémoires non-volatiles embarquées. Les transistors MOS pour application aux mémoires non volatiles à stockage de charge qui sont enclins...

Full description

Bibliographic Details
Main Author: Carmona, Marion
Other Authors: Aix-Marseille
Language:fr
Published: 2015
Subjects:
Online Access:http://www.theses.fr/2015AIXM4709/document
id ndltd-theses.fr-2015AIXM4709
record_format oai_dc
spelling ndltd-theses.fr-2015AIXM47092017-07-05T04:31:00Z Fiabilité des transistors MOS des technologies à mémoires non volatiles embarquées Reliability of MOS transistors for embedded non-volatile memories technologies Transistor MOS Fiabilité Mobilité Nitruration d’oxyde Architecture MOS MOS transistor Reliability Mobility Oxide nitridation MOS architecture Ce travail de thèse traite des différents phénomènes de dégradation que peuvent subir les transistors MOS suivant leurs applications sur les technologies CMOS avec mémoires non-volatiles embarquées. Les transistors MOS pour application aux mémoires non volatiles à stockage de charge qui sont enclins à des mécanismes de dégradation spécifiques liés à l’utilisation de la haute tension, ont été étudiés. De plus, des variations de procédés de fabrication ou d’architectures, peuvent avoir un impact sur les mécanismes de dégradation des transistors MOS. En effet, plusieurs modifications des étapes de fabrication peuvent être apportées dans le but d’améliorer les performances des MOSFETs. Le cas des transistors digitaux pour application faible consommation a été considéré ici avec comme objectif principal d’augmenter la mobilité des porteurs dans le canal des transistors MOS. Aussi, suite à certaines limites de l’architecture conventionnelle des transistors MOS, des études ont été menées sur les transistors analogiques et digitaux présentant de nouvelles architectures ayant pour but la suppression de l’effet « hump » ou la réduction de l’aire totale du transistor en déplaçant le contact de grille au-dessus de la zone active. This thesis focuses on various degradation phenomena that can impact MOS transistors according to their applications on CMOS technologies with embedded non-volatile memories. The transistors used in order to apply potentials greater than 10V in programming and erasing steps of charge storage non-volatile memories have been studied. These transistors are impacted by specific degradation mechanisms due to the use of high voltage. Moreover, manufacturing processes can be modified in order to improve MOSFETs performances, and thus, these variations may have an impact on the degradation mechanisms of MOS transistors. Therefore, several process steps of digital transistor for low power application were changed in order to increase carrier mobility. Furthermore, due to limitations of MOS transistors conventional architecture, new architectures have been proposed for analog and digital transistors in order to remove the "hump" effect or reduce the total area of transistor by moving the gate contact over active area. Electronic Thesis or Dissertation Text fr http://www.theses.fr/2015AIXM4709/document Carmona, Marion 2015-03-04 Aix-Marseille Goguenheim, Didier
collection NDLTD
language fr
sources NDLTD
topic Transistor MOS
Fiabilité
Mobilité
Nitruration d’oxyde
Architecture MOS
MOS transistor
Reliability
Mobility
Oxide nitridation
MOS architecture

spellingShingle Transistor MOS
Fiabilité
Mobilité
Nitruration d’oxyde
Architecture MOS
MOS transistor
Reliability
Mobility
Oxide nitridation
MOS architecture

Carmona, Marion
Fiabilité des transistors MOS des technologies à mémoires non volatiles embarquées
description Ce travail de thèse traite des différents phénomènes de dégradation que peuvent subir les transistors MOS suivant leurs applications sur les technologies CMOS avec mémoires non-volatiles embarquées. Les transistors MOS pour application aux mémoires non volatiles à stockage de charge qui sont enclins à des mécanismes de dégradation spécifiques liés à l’utilisation de la haute tension, ont été étudiés. De plus, des variations de procédés de fabrication ou d’architectures, peuvent avoir un impact sur les mécanismes de dégradation des transistors MOS. En effet, plusieurs modifications des étapes de fabrication peuvent être apportées dans le but d’améliorer les performances des MOSFETs. Le cas des transistors digitaux pour application faible consommation a été considéré ici avec comme objectif principal d’augmenter la mobilité des porteurs dans le canal des transistors MOS. Aussi, suite à certaines limites de l’architecture conventionnelle des transistors MOS, des études ont été menées sur les transistors analogiques et digitaux présentant de nouvelles architectures ayant pour but la suppression de l’effet « hump » ou la réduction de l’aire totale du transistor en déplaçant le contact de grille au-dessus de la zone active. === This thesis focuses on various degradation phenomena that can impact MOS transistors according to their applications on CMOS technologies with embedded non-volatile memories. The transistors used in order to apply potentials greater than 10V in programming and erasing steps of charge storage non-volatile memories have been studied. These transistors are impacted by specific degradation mechanisms due to the use of high voltage. Moreover, manufacturing processes can be modified in order to improve MOSFETs performances, and thus, these variations may have an impact on the degradation mechanisms of MOS transistors. Therefore, several process steps of digital transistor for low power application were changed in order to increase carrier mobility. Furthermore, due to limitations of MOS transistors conventional architecture, new architectures have been proposed for analog and digital transistors in order to remove the "hump" effect or reduce the total area of transistor by moving the gate contact over active area.
author2 Aix-Marseille
author_facet Aix-Marseille
Carmona, Marion
author Carmona, Marion
author_sort Carmona, Marion
title Fiabilité des transistors MOS des technologies à mémoires non volatiles embarquées
title_short Fiabilité des transistors MOS des technologies à mémoires non volatiles embarquées
title_full Fiabilité des transistors MOS des technologies à mémoires non volatiles embarquées
title_fullStr Fiabilité des transistors MOS des technologies à mémoires non volatiles embarquées
title_full_unstemmed Fiabilité des transistors MOS des technologies à mémoires non volatiles embarquées
title_sort fiabilité des transistors mos des technologies à mémoires non volatiles embarquées
publishDate 2015
url http://www.theses.fr/2015AIXM4709/document
work_keys_str_mv AT carmonamarion fiabilitedestransistorsmosdestechnologiesamemoiresnonvolatilesembarquees
AT carmonamarion reliabilityofmostransistorsforembeddednonvolatilememoriestechnologies
_version_ 1718490184078589952