Balancing energy, security and circuit area in lightweight cryptographic hardware design

Cette thèse aborde la conception et les contremesures permettant d'améliorer le calcul cryptographique matériel léger. Parce que la cryptographie (et la cryptanalyse) sont de nos jours de plus en plus omniprésentes dans notre vie quotidienne, il est crucial que les nouveaux systèmes développés...

Full description

Bibliographic Details
Main Author: Portella, Rodrigo
Other Authors: Paris Sciences et Lettres
Language:en
Published: 2016
Subjects:
DPA
Online Access:http://www.theses.fr/2016PSLEE036/document
id ndltd-theses.fr-2016PSLEE036
record_format oai_dc
spelling ndltd-theses.fr-2016PSLEE0362019-12-22T04:47:20Z Balancing energy, security and circuit area in lightweight cryptographic hardware design L'équilibre entre consommation énergétique, sécurité et surface de circuit dans la conception de matériel cryptographique léger Cryptographie symétrique Cryptographie légère Authentification Chiffrement Contre-mesure matérielle Cryptosystème matériel Attaque par canal auxiliaire Attaque par fautes Symmetric-key cryptography Lightweight cryptography Authentication Encryption Hardware design Hardware cryptosystem Hardware countermeasure DPA Fault attacks 004.8 Cette thèse aborde la conception et les contremesures permettant d'améliorer le calcul cryptographique matériel léger. Parce que la cryptographie (et la cryptanalyse) sont de nos jours de plus en plus omniprésentes dans notre vie quotidienne, il est crucial que les nouveaux systèmes développés soient suffisamment robustes pour faire face à la quantité croissante de données de traitement sans compromettre la sécurité globale. Ce travail aborde de nombreux sujets liés aux implémentations cryptographiques légères. Les principales contributions de cette thèse sont : - Un nouveau système d'accélération matérielle cryptographique appliqué aux codes BCH ; - Réduction de la consommation des systèmes embarqués et SoCs ; - Contre-mesures légères des attaques par canal auxiliaire applicables à l'algorithme de chiffrement reconfigurable AES ;- CSAC : Un pare-feu sécurisé sur la puce cryptographique ; - Attaques par analyse fréquentielle ; - Un nouveau protocole à divulgation nulle de connaissance appliquée aux réseaux de capteurs sans fil ; - OMD : Un nouveau schéma de chiffrement authentifié. This thesis addresses lightweight hardware design and countermeasures to improve cryptographic computation. Because cryptography (and cryptanalysis) is nowadays becoming more and more ubiquitous in our daily lives, it is crucial that newly developed systems are robust enough to deal with the increasing amount of processing data without compromising the overall security. This work addresses many different topics related to lightweight cryptographic implementations. The main contributions of this thesis are: - A new cryptographic hardware acceleration scheme applied to BCH codes; - Hardware power minimization applied to SoCs and embedded devices; - Timing and DPA lightweight countermeasures applied to the reconfigurable AES block cipher; - CSAC: A cryptographically secure on-chip firewall; - Frequency analysis attack experiments; - A new zero-knowledge zero-knowledge protocol applied to wireless sensor networks; - OMD: A new authenticated encryption scheme. Electronic Thesis or Dissertation Text en http://www.theses.fr/2016PSLEE036/document Portella, Rodrigo 2016-10-27 Paris Sciences et Lettres Naccache, David
collection NDLTD
language en
sources NDLTD
topic Cryptographie symétrique
Cryptographie légère
Authentification
Chiffrement
Contre-mesure matérielle
Cryptosystème matériel
Attaque par canal auxiliaire
Attaque par fautes
Symmetric-key cryptography
Lightweight cryptography
Authentication
Encryption
Hardware design
Hardware cryptosystem
Hardware countermeasure
DPA
Fault attacks
004.8
spellingShingle Cryptographie symétrique
Cryptographie légère
Authentification
Chiffrement
Contre-mesure matérielle
Cryptosystème matériel
Attaque par canal auxiliaire
Attaque par fautes
Symmetric-key cryptography
Lightweight cryptography
Authentication
Encryption
Hardware design
Hardware cryptosystem
Hardware countermeasure
DPA
Fault attacks
004.8
Portella, Rodrigo
Balancing energy, security and circuit area in lightweight cryptographic hardware design
description Cette thèse aborde la conception et les contremesures permettant d'améliorer le calcul cryptographique matériel léger. Parce que la cryptographie (et la cryptanalyse) sont de nos jours de plus en plus omniprésentes dans notre vie quotidienne, il est crucial que les nouveaux systèmes développés soient suffisamment robustes pour faire face à la quantité croissante de données de traitement sans compromettre la sécurité globale. Ce travail aborde de nombreux sujets liés aux implémentations cryptographiques légères. Les principales contributions de cette thèse sont : - Un nouveau système d'accélération matérielle cryptographique appliqué aux codes BCH ; - Réduction de la consommation des systèmes embarqués et SoCs ; - Contre-mesures légères des attaques par canal auxiliaire applicables à l'algorithme de chiffrement reconfigurable AES ;- CSAC : Un pare-feu sécurisé sur la puce cryptographique ; - Attaques par analyse fréquentielle ; - Un nouveau protocole à divulgation nulle de connaissance appliquée aux réseaux de capteurs sans fil ; - OMD : Un nouveau schéma de chiffrement authentifié. === This thesis addresses lightweight hardware design and countermeasures to improve cryptographic computation. Because cryptography (and cryptanalysis) is nowadays becoming more and more ubiquitous in our daily lives, it is crucial that newly developed systems are robust enough to deal with the increasing amount of processing data without compromising the overall security. This work addresses many different topics related to lightweight cryptographic implementations. The main contributions of this thesis are: - A new cryptographic hardware acceleration scheme applied to BCH codes; - Hardware power minimization applied to SoCs and embedded devices; - Timing and DPA lightweight countermeasures applied to the reconfigurable AES block cipher; - CSAC: A cryptographically secure on-chip firewall; - Frequency analysis attack experiments; - A new zero-knowledge zero-knowledge protocol applied to wireless sensor networks; - OMD: A new authenticated encryption scheme.
author2 Paris Sciences et Lettres
author_facet Paris Sciences et Lettres
Portella, Rodrigo
author Portella, Rodrigo
author_sort Portella, Rodrigo
title Balancing energy, security and circuit area in lightweight cryptographic hardware design
title_short Balancing energy, security and circuit area in lightweight cryptographic hardware design
title_full Balancing energy, security and circuit area in lightweight cryptographic hardware design
title_fullStr Balancing energy, security and circuit area in lightweight cryptographic hardware design
title_full_unstemmed Balancing energy, security and circuit area in lightweight cryptographic hardware design
title_sort balancing energy, security and circuit area in lightweight cryptographic hardware design
publishDate 2016
url http://www.theses.fr/2016PSLEE036/document
work_keys_str_mv AT portellarodrigo balancingenergysecurityandcircuitareainlightweightcryptographichardwaredesign
AT portellarodrigo lequilibreentreconsommationenergetiquesecuriteetsurfacedecircuitdanslaconceptiondematerielcryptographiqueleger
_version_ 1719305998775091200