Circuito elevador de tensão de alta eficiencia, controlado por duas fases de clock, implementado em tecnologia CMOS
Orientador: Carlos Alberto dos Reis Filho === Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação === Made available in DSpace on 2018-08-14T20:00:24Z (GMT). No. of bitstreams: 1 Cruz_CarlosAugustodeMoraes_M.pdf: 2125247 bytes, checksum: 9593a...
Main Author: | |
---|---|
Other Authors: | |
Format: | Others |
Language: | Portuguese |
Published: |
[s.n.]
2009
|
Subjects: | |
Online Access: | CRUZ, Carlos Augusto de Moraes. Circuito elevador de tensão de alta eficiencia, controlado por duas fases de clock, implementado em tecnologia CMOS. 2009. 124 p. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/262028>. Acesso em: 14 ago. 2018. http://repositorio.unicamp.br/jspui/handle/REPOSIP/262028 |
Internet
CRUZ, Carlos Augusto de Moraes. Circuito elevador de tensão de alta eficiencia, controlado por duas fases de clock, implementado em tecnologia CMOS. 2009. 124 p. Dissertação (mestrado) - Universidade Estadual de Campinas, Faculdade de Engenharia Eletrica e de Computação, Campinas, SP. Disponível em: <http://www.repositorio.unicamp.br/handle/REPOSIP/262028>. Acesso em: 14 ago. 2018.http://repositorio.unicamp.br/jspui/handle/REPOSIP/262028