Design Techniques for 0.35 μm SiGe BiCMOS High-Speed OEIC Applications
博士 === 國立清華大學 === 電子工程研究所 === 97 === 本論文針對10 Gb/s光纖通訊系統和高動態影像感測提出創新設計技巧,以期達到高效能光電積體電路之設計。這些設計概念分別以3組10 Gb/s的光纖接收前端電路和高動態範圍單一像素讀出電路來展示,並且以標準的0.35 um SiGe BiCMOS製程來實現這些積體電路,實驗結果呈現出來的電路效能皆優於目前文獻。 針對光纖接收前端電路提出的寬頻技巧分別為:以電容性射極回授阻抗(Capacitive Emitter Degeneration,CED)產生一個零點來補償轉阻放大器(Transimpedance Amplifier...
Main Authors: | , |
---|---|
Other Authors: | |
Format: | Others |
Language: | en_US |
Published: |
2009
|
Online Access: | http://ndltd.ncl.edu.tw/handle/29608432340475409467 |
id |
ndltd-TW-097NTHU5428058 |
---|---|
record_format |
oai_dc |
spelling |
ndltd-TW-097NTHU54280582015-11-13T04:08:49Z http://ndltd.ncl.edu.tw/handle/29608432340475409467 Design Techniques for 0.35 μm SiGe BiCMOS High-Speed OEIC Applications 應用於0.35μmSiGeBiCMOS高速光電積體電路之設計技巧 Huang, Ji-Cheng 黃吉成 博士 國立清華大學 電子工程研究所 97 本論文針對10 Gb/s光纖通訊系統和高動態影像感測提出創新設計技巧,以期達到高效能光電積體電路之設計。這些設計概念分別以3組10 Gb/s的光纖接收前端電路和高動態範圍單一像素讀出電路來展示,並且以標準的0.35 um SiGe BiCMOS製程來實現這些積體電路,實驗結果呈現出來的電路效能皆優於目前文獻。 針對光纖接收前端電路提出的寬頻技巧分別為:以電容性射極回授阻抗(Capacitive Emitter Degeneration,CED)產生一個零點來補償轉阻放大器(Transimpedance Amplifier, TIA)的主極點,同時產生一較高的極點來增加電路頻寬。以輸入寄生電容消除(Input Parasitic Capacitance Immunization, IPCI)技術產生等效負電容(-0.158 pF)來降低TIA之輸入寄生電容,進而將頻寬增加1.64倍。以改良型輸入寄生電容消除(Improved Input Parasitic Capacitance Immunization, IIPCI)技術可產生更大的等效負電容(-0.426 pF) ,此負電容效應比IPCI增強了2.7倍之多,可用來更有效率的增加頻寬且不影響TIA的增益。整體轉阻增益和頻寬分別可達到(101 dBohm, 6.4 GHz)、 (104 dBohm, 7.2 GHz) 、和(107.3 dBohm, 8.85 GHz)。再較大的輸入電容負載之下,這些設計技巧不需使用到大面積的電感或被動式的匹配網路就可增強TIAs的增益頻寬特性。 在所設計的10 Gb/s光纖接收前端電路中,使用差動主動米勒電容(Differential Active Miller Capacitor, DAMC)電路來取代外接式電容可更有效率的使用晶片面積,而此全整合性的設計也可避免掉晶片外部的雜訊干擾,由量測結果可得到,在使用231-1的虛擬隨機位元序列(Pseudorandom Bit Sequence, PRBS)以及誤碼率(Bit-Error-Rate, BER)為10-12的測試條件之下,可得到相當精確的交錯點(分別為49.1%,50.1%,和50.5%)以及最小化的直流偏移量。 在不更改製程步驟下實現全整合型的SiGe 基集接面二極體(SiGe BC Diode) ,其具備高光響應度(Photoresponsivity)特性,在可見光波段的應用上,我們使用此SiGe BC diode來設計影像偵測器的像素電路,量測結果可得到高達153.4 dB(0.01 lx to 470000 lx)的光輸入動態範圍。在高速光纖通訊應用上,以SiGe BC diode整合所提出的光纖接收電路,其操作速度可達到3.2 Gb/s。 Hsu, Yung-Jane 徐永珍 2009 學位論文 ; thesis 89 en_US |
collection |
NDLTD |
language |
en_US |
format |
Others
|
sources |
NDLTD |
description |
博士 === 國立清華大學 === 電子工程研究所 === 97 === 本論文針對10 Gb/s光纖通訊系統和高動態影像感測提出創新設計技巧,以期達到高效能光電積體電路之設計。這些設計概念分別以3組10 Gb/s的光纖接收前端電路和高動態範圍單一像素讀出電路來展示,並且以標準的0.35 um SiGe BiCMOS製程來實現這些積體電路,實驗結果呈現出來的電路效能皆優於目前文獻。
針對光纖接收前端電路提出的寬頻技巧分別為:以電容性射極回授阻抗(Capacitive Emitter Degeneration,CED)產生一個零點來補償轉阻放大器(Transimpedance Amplifier, TIA)的主極點,同時產生一較高的極點來增加電路頻寬。以輸入寄生電容消除(Input Parasitic Capacitance Immunization, IPCI)技術產生等效負電容(-0.158 pF)來降低TIA之輸入寄生電容,進而將頻寬增加1.64倍。以改良型輸入寄生電容消除(Improved Input Parasitic Capacitance Immunization, IIPCI)技術可產生更大的等效負電容(-0.426 pF) ,此負電容效應比IPCI增強了2.7倍之多,可用來更有效率的增加頻寬且不影響TIA的增益。整體轉阻增益和頻寬分別可達到(101 dBohm, 6.4 GHz)、 (104 dBohm, 7.2 GHz) 、和(107.3 dBohm, 8.85 GHz)。再較大的輸入電容負載之下,這些設計技巧不需使用到大面積的電感或被動式的匹配網路就可增強TIAs的增益頻寬特性。
在所設計的10 Gb/s光纖接收前端電路中,使用差動主動米勒電容(Differential Active Miller Capacitor, DAMC)電路來取代外接式電容可更有效率的使用晶片面積,而此全整合性的設計也可避免掉晶片外部的雜訊干擾,由量測結果可得到,在使用231-1的虛擬隨機位元序列(Pseudorandom Bit Sequence, PRBS)以及誤碼率(Bit-Error-Rate, BER)為10-12的測試條件之下,可得到相當精確的交錯點(分別為49.1%,50.1%,和50.5%)以及最小化的直流偏移量。
在不更改製程步驟下實現全整合型的SiGe 基集接面二極體(SiGe BC Diode) ,其具備高光響應度(Photoresponsivity)特性,在可見光波段的應用上,我們使用此SiGe BC diode來設計影像偵測器的像素電路,量測結果可得到高達153.4 dB(0.01 lx to 470000 lx)的光輸入動態範圍。在高速光纖通訊應用上,以SiGe BC diode整合所提出的光纖接收電路,其操作速度可達到3.2 Gb/s。
|
author2 |
Hsu, Yung-Jane |
author_facet |
Hsu, Yung-Jane Huang, Ji-Cheng 黃吉成 |
author |
Huang, Ji-Cheng 黃吉成 |
spellingShingle |
Huang, Ji-Cheng 黃吉成 Design Techniques for 0.35 μm SiGe BiCMOS High-Speed OEIC Applications |
author_sort |
Huang, Ji-Cheng |
title |
Design Techniques for 0.35 μm SiGe BiCMOS High-Speed OEIC Applications |
title_short |
Design Techniques for 0.35 μm SiGe BiCMOS High-Speed OEIC Applications |
title_full |
Design Techniques for 0.35 μm SiGe BiCMOS High-Speed OEIC Applications |
title_fullStr |
Design Techniques for 0.35 μm SiGe BiCMOS High-Speed OEIC Applications |
title_full_unstemmed |
Design Techniques for 0.35 μm SiGe BiCMOS High-Speed OEIC Applications |
title_sort |
design techniques for 0.35 μm sige bicmos high-speed oeic applications |
publishDate |
2009 |
url |
http://ndltd.ncl.edu.tw/handle/29608432340475409467 |
work_keys_str_mv |
AT huangjicheng designtechniquesfor035mmsigebicmoshighspeedoeicapplications AT huángjíchéng designtechniquesfor035mmsigebicmoshighspeedoeicapplications AT huangjicheng yīngyòngyú035mmsigebicmosgāosùguāngdiànjītǐdiànlùzhīshèjìjìqiǎo AT huángjíchéng yīngyòngyú035mmsigebicmosgāosùguāngdiànjītǐdiànlùzhīshèjìjìqiǎo |
_version_ |
1718128397657309184 |